# Semiconductor/- Semicon Academy103 [Harman 세미콘 아카데미] 1일차 - Half adder, Full adder [Source 생성] Source 탭에서 + 표시를 클릭 첫 source 생성이므로, create file 클릭하고 파일명 설정 모듈의 input와 output을 설정해주면, 위와같이 모듈명과 변수들이 자동으로 선언된다. [Modeling 방법] Modeling 방법은 총 세 종류가 있다. 1. Gate-level Modeling(=Structural Modeling) : 어떤 특정한 구조나 기술을 나타내지 않는 상위 추상화 레벨(매우 중요한 회로, 블록 표현) 2. Data-flow Modeling : 사용한 컴포넌트와 컴포넌트 간의 상호연결 구조가 분명히 기술되는 하위 추상화 레벨 (특정 라이브러리/패키지의 개별 게이트나 플립플롭의 사용을 지정할 수 있음) 3. Behavior Modeling : 상.. 2023. 6. 19. [Harman 세미콘 아카데미] 1일차 - FPGA board [개요] 우리는 FPGA board로 Cora Z7-07s 사용할 것이다. 아래 주소는 해당 보드의 메뉴얼과 회로도이다. - FPGA : 설계 가능 논리 소자와 프로그래밍이 가능한 내부 회로가 포함된 반도체 소자이다. 1. Cora Z7-07s Manual : https://digilent.com/reference/programmable-logic/cora-z7/reference-manual?redirect=1 Cora Z7 Reference Manual - Digilent Reference digilent.com 2. Sequence : https://s3-us-west-2.amazonaws.com/digilent/resources/programmable-logic/cora-z7/Cora+Z7_sch-.. 2023. 6. 19. [Harman 세미콘 아카데미] 1일차 - VIVADO setting [개요] 시스템 반도체를 설계하는 언어는 대표적으로 2가지가 있다. 1. Velilog : 전자 회로 및 시스템에 쓰이는 하드웨어 기술 언어(HDL, Hardware Description Language) 회로를 설계할 때 사용하는 언어로, 하드웨어는 순차적으로 돌아가지 않고 Clock에 따라서 동시에 동작하므로 시간과 동시성(concurrency)을 표현할 수 있고 컴파일 과정이 일반적인 프로그래밍언어와 다르다. 대부분의 기업, 현직자, 유럽을 제외한 국가에서 많이 사용된다. 2. VHDL(VHSIC Hardware Description Language) : 디지털 회로의 설계 자동화에 사용하는 하드웨어 기술 언어이며, 주로 대학 또는 연구원, 유럽에서 많이 사용된다. [VIVADO 기본 세팅] VIV.. 2023. 6. 19. 이전 1 ··· 23 24 25 26 다음