# Semiconductor/- Semicon Academy103 [Harmanr 세미콘 아카데미] 83~84일차 - Full Custom IC(Project Presentation) [Project Presentation] 이틀 간, 이제까지 만든 프로젝트를 마무리 및 발표하는 시간을 가졌다. 상상 이상으로 노가다성이 짙었던 과목이다 보니, 다른 과목들에 비해 흥미가 떨어지긴 했지만 최선을 다해서 프로젝트에 임했고 그 결과는 생각보다 좋았다. 해당 프로젝트를 진행하면서 엔지니어로써 어떻게 하면 좋은 반도체를 만들 수 있는 가? 를 생각해보게 되었다. 좋은 반도체란, 전송 속도가 빨라야 하고(Fast) 생산 단가가 저렴해야 하며(Cheap) 저전력으로 동작이 가능(Low Power)한 반도체를 말한다. 이번 프로젝트를 발판삼아, 좋은 반도체를 넘어 최고의 반도체를 설계하는 엔지니어가 되도록 부단히 노력해야겠다. 2023. 11. 3. [Harmanr 세미콘 아카데미] 82일차 - Full Custom IC(Analog Circuit, One chip Project Finish) [Analog Circuit 개요] 📌 아날로그 특성 수동 소자는 보통 IV Curve를 보고 특성을 판단한다. 아날로그 특성은 주파수와 Gain을 보고 판단하면 된다. 학습용으로 가장 많이 쓰는 것이 OPAmp 741이다. 100dB라고 하면, 1이라는 값이 들어갔을 때 10^5(100 000)배만큼 증폭돼서 나온다. 증폭도 0이 너무 많으면 불편하므로 좀 더 편리하게 사용하기 위해 dB라는 단위를 사용한다. 만약 주파수가 증가한다면, Gain은 일정하게 유지되는 것이 아니라 점점 줄어들게 된다. 가장 이상적인 증폭기 : 주파수가 증가해도 Gain이 최대한 일정하게 유지되는 것. : Gain x BandWidth = 일정 만약 BandWidth가 감소한다면, 이 기울기가 20dB 스케일로 감소한다 증폭.. 2023. 10. 26. [Harmanr 세미콘 아카데미] 81일차 - Full Custom IC(4bit add/sub One chip Project) [4bit add/sub] 뺄셈의 개념 A-B = C 라는 식에서 약간의 변형을 거친다. A + (-B) = C 위와 같이 뺼셈은 보수로의 변환과 덧셈으로 구현할 수 있다. 보수 체계에 대한 내용이 궁금하다면? [Harman 세미콘 아카데미] 2일차 - 보수체계, Testbench, Delay [개요] 1. 논리 회로 - Combinational Logic (조합 논리 회로) : input이 주어지면, output이 고정된다. output이 다음 output에 영향을 주지 못 함. - Sequential Logic (순차 논리 회로) : 이전 output이 다음 output에 영 rangvest.tistory.com 감가산기는 Sign 신호에 의해서 ADD, SUB 기능을 선택할 수 있다. - Sign .. 2023. 10. 25. [Harman 세미콘 아카데미] 80일차 - Full Custom IC(XOR, Half_adder, Full Adder, 4bit Full Adder) [XOR] Half Adder는 XOR과 AND의 조합으로 이루어진 회로이다. Half Adder를 만들기에 앞서, XOR를 만들어 보자. 📌 Schematic & Symbol pMOS의 WIDTH는 굳이 다시 구할 필요없다. 이전에 구해놓은 것 그대로 쓰면 됨.(NOT, SWITCH) 📌 Simulation A B XOR 0 0 0 0 1 1 1 0 1 1 1 0 📌 Layout [Half Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [Full Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [4bit Full Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [One Chip .. 2023. 10. 24. 이전 1 2 3 4 5 6 7 ··· 26 다음