Latch2 [Harman 세미콘 아카데미] 35일차 - PSpice(CMOS Inverter, Gate, LATCH, Timer 555) [CMOS Inverter] 정의 Complementary Metal-Oxide-Semiconductor의 약자로, CMOS 반전기를 말한다. 디지털 논리 회로에서 매우 기본적이고 중요한 구성 요소 중 하나이며, 입력 신호를 반대로 뒤집어 출력하는 역할을 한다. 입력이 Low이면, 출력은 High가 된다. CMOS Inverter는 n-type MOSFET(nMOS)와 p-type MOSFET(pMOS) 두 개의 반도체 전달기를 조합하여 구성된다. 이 두 전달기는 상호 보완적인 역할을 수행하며, 입력 신호와 출력 신호를 제어한다. 구성 요소 1. nMOS : 논리 0인 상태에서 전류를 통과시킨다. 즉, 입력이 논리 0인 경우, nMOS가 켜져서 출력이 논리 1이 된다. 2. pMOS : 논리 1인 상태에.. 2023. 8. 4. [Harman 세미콘 아카데미] 5일차 - Sequential Logic(LATCH, FF) [Squential Logic] Squential Logic = 순차 논리 회로 - Combinational Logic과 달리 feedback 기능이 있다. #feedback : 출력이 입력에 영향을 줌. - Time dependent(clock에 의해 좌우된다.) .- 회로는 Latch 또는 Flip-flop로 구성된다. 공통점 차이점 Latch 상태 기억 소자 - 현재 상태를 기억하고 유지한다 (HOLD) - 적절한 시점이 되었을 때, 그 기억을 바꿀 수 있어야 한다. (Triggered 방식) Level-triggered : clk가 특정한 값을 가지고 있을 때 동작 Flip-flop Edge_triggered : clk이 0→1 또는 1→0이 되는 시점에 동작 [LATCH] 메모리의 시작이기도 한.. 2023. 6. 23. 이전 1 다음