본문 바로가기

100억 모으기 프로젝트315

딥엑스, 포스코DX와 AI반도체 기반 스마트팩토리 상용화 협업 대단위 AI 연산 처리기반 AI 솔루션 공동 개발 출처 : 딥엑스 딥엑스가 AI 반도체 기반 공장 자동화 및 지능화 물류 시스템의 상용화를 위해 포스코DX와 기술 개발 협업을 진행한다고 6일 밝혔다. 이날 딥엑스는 김녹원 대표이사, 포스코DX 기술연구소 윤일용 상무 등 양사 관계자들이 참석한 가운데 포스코DX와 AI 반도체를 활용한 제조, 로봇, 물류, 안전 등 산업현장에 적용 가능한 AI 솔루션 기술의 상용화를 위해 업무협약을 체결했다. 딥엑스는 포스코DX와 진행된 사전 기술 검증 과정에서 딥엑스의 컴파일러가 포함된 소프트웨어 개발 키트(SDK)인 'DXNN'을 배포해 자사의 하드웨어와 소프트웨어의 구동성을 검증한 후 딥엑스 기술의 우수함을 입증했다. 특히 전력 대비 인공지능 연산 성능 효율이 높아 산.. 2023. 11. 30.
[Harman 세미콘 아카데미] 100일차 - SoC Design(StopWatch) [StopWatch] 📌 Block Design 이전에 RTL로 코딩했던 StopWatch 모듈을 IP로 만들고 HLS로 코딩하여 동작시켜보자. // [IP top] // // Users to add ports here output [3:0] com, output [7:0] seg_7, // User ports ends ) myip_stopwatch_v1_0_S00_AXI_inst ( .com(com), .seg_7(seg_7), .S_AXI_ACLK(s00_axi_aclk), .S_AXI_ARESETN(s00_axi_aresetn), // [IP main] // // Users to add ports here output [3:0] com, output [7:0] seg_7, // User ports .. 2023. 11. 27.
[Harman 세미콘 아카데미] 99일차 - SoC Design(UART Interrupt, I2C) [UART - Interrupt] 📌 Document Pmod : 보드만드는 회사의 규격, 표준은 아님. 인터럽트를 배웠으니, 이제 UART를 활용해서 수신을 할 수 있다. 인터럽트 없이도 가능하긴 한데, 계속 입력받을 수는 없으니까~ 필요할 때만 받도록 만들어 보자. 📌 Main Code 전에 만들었던 btn_intc_hw를 가져오자. #include // 표준 입력/출력 함수 #include "platform.h" // 플랫폼에 특화된 정의 및 초기화 #include "xil_printf.h" // Xilinx printf 함수 #include "xparameters.h" // 하드웨어 플랫폼의 매개변수 정의 #include "xgpio.h" // 하드웨어용 일반 I/O 함수 #include "xin.. 2023. 11. 24.
[Harman 세미콘 아카데미] 98일차 - SoC Design(AXI, SystemVerilog를 활용한 Simulation, button Interrupt, switch Interrupt) [AXI Protocol] 📌 Block Design 이번엔 얘부터 추가해준다. VIP : verification IP라고, 검증된 IP라는 뜻 📌 Simulation 현장가면 검증할 때, SystemVerilog를 대부분 사용하므로 미리 맛 좀 보고 가자. 가장 큰 차이점은 C++처럼 객체(Class)를 만들 수 있다는 장점이 있다. Class의 장점은 다른 사람이 만들어 놓은 것을 가져다 쓰기 편하다는 것이다. (Class의 Include가 가능) 그러다보니 가져다 쓸 만한 것들도 많이 만들어 놨음 가장 대표적인 것이바로 UVM Verilog vs SystemVerilog Verilog SystemVerilog include import reg bit wire logic import axi_vip_p.. 2023. 11. 23.