asic10 [Harmanr 세미콘 아카데미] 81일차 - Full Custom IC(4bit add/sub One chip Project) [4bit add/sub] 뺄셈의 개념 A-B = C 라는 식에서 약간의 변형을 거친다. A + (-B) = C 위와 같이 뺼셈은 보수로의 변환과 덧셈으로 구현할 수 있다. 보수 체계에 대한 내용이 궁금하다면? [Harman 세미콘 아카데미] 2일차 - 보수체계, Testbench, Delay [개요] 1. 논리 회로 - Combinational Logic (조합 논리 회로) : input이 주어지면, output이 고정된다. output이 다음 output에 영향을 주지 못 함. - Sequential Logic (순차 논리 회로) : 이전 output이 다음 output에 영 rangvest.tistory.com 감가산기는 Sign 신호에 의해서 ADD, SUB 기능을 선택할 수 있다. - Sign .. 2023. 10. 25. [Harman 세미콘 아카데미] 80일차 - Full Custom IC(XOR, Half_adder, Full Adder, 4bit Full Adder) [XOR] Half Adder는 XOR과 AND의 조합으로 이루어진 회로이다. Half Adder를 만들기에 앞서, XOR를 만들어 보자. 📌 Schematic & Symbol pMOS의 WIDTH는 굳이 다시 구할 필요없다. 이전에 구해놓은 것 그대로 쓰면 됨.(NOT, SWITCH) 📌 Simulation A B XOR 0 0 0 0 1 1 1 0 1 1 1 0 📌 Layout [Half Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [Full Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [4bit Full Adder] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [One Chip .. 2023. 10. 24. [Harman 세미콘 아카데미] 77일차 - Full Custom IC( 16x1MUX_SWITCH_4INV, Digital Logic Gates, Pad Frame, One Chip Design 시작) [16x1 MUX_SWITCH] 📌 Layout [Digital Logic Gate 정렬] 📌 Schematic 📌 Layout 가로 11.65um, 세로 10.32um Digital Logic gate Layout [PAD_FRAME] 📌 PAD 만들기 📌 Frame 만들기 Metal3 선택해서 대충 돌려 주고, 속성 들어가서 넓이 2로 맞춤 PAD와 Metal3 간격은 0.2um [One Chip Design 시작] 위에서 PAD로 만들어 준 것이 I/O Pin이다. 원하는 대로 I/O Pin을 설정하고, 이제까지 만든 레이아웃을 테트리스하듯이 차곡차곡 쌓아주면 된다. 일단, 16x1 MUX_LOGIC, 16x1 MUX_SWITCH 8x1 MUX_LOGIC까지 배치 및 배선 완료. 2023. 10. 19. [Harman 세미콘 아카데미] 76일차 - Full Custom IC(8x1 MUX_LOGIC, 8x1MUX_SWITCH_2INV, 16x1 MUX_LOGIC, 16x1MUX_SWITCH_4INV) [8x1 MUX_LOGIC] 📌 Schematic & Symbol 📌 Simulation 📌 Layout 가로 31.56um, 세로 8.54um 8x1MUX_LOGIC Layout [8x1MUX_SWITCH_2INV] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [16x1 MUX_LOGIC] 📌 Schematic & Symbol 📌 Simulation 📌 Layout [16x1 MUX_SWITCH] 📌 Schematic & Symbol 📌 Simulation 2023. 10. 18. 이전 1 2 3 다음