# Semiconductor/- Tech Note2 [ASIC] False path vs Async path [False path vs Async path] 정의타이밍 분석에서 무시할 수 있는 경로.실제로 데이터 전달이 발생하지 않는 경로.서로 다른 클럭 도메인 간신호 전송에 사용되는비동기 경로.사용 목적타이밍 분석 시 불필요한 경로를 제거하여정확한 분석과 설계를 지원.클럭 도메인 간의 데이터 전송을 위한비동기 처리를 지원.적용 상황1. 제어 신호나 고정 값이 전달되는 경로. 2. 사용되지 않는 논리 경로.1. 클럭 도메인 크로싱 (CDC). 2. 비동기 신호 처리.경로 특성논리적으로 연결되어 있으나실제 타이밍 분석에서 의미가 없는 경로.서로 다른 클럭 도메인에 위치하여타이밍 분석이 불가능한 경로.STA(Static Timing Analysis)타이밍 분석에서 명시적으로 무시하도록 설정.타이밍 분석 대신 비동기.. 2024. 12. 13. [ASIC] Metastability [Metastability]Metastability는 디지털 시스템에서 비동기 신호 또는 클럭 도메인 간 신호가 전송될 때,FlipFlop의 출력이 불안정하거나 예측 불가능한 상태에 빠지는 현상을 의미함.Reason플립플롭의 setup time과 hold time 조건이 충족되지 않을 때 발생.클럭 도메인 간 데이터 전송에서 비동기 신호로 인해 타이밍 불확실성이 생김.Result플립플롭 출력이 안정된 논리 상태(0 또는 1)로 수렴하지 못하고중간 전압 상태를 유지하거나, 불확실한 시간 동안 흔들림.신호가 다음 단계의 논리 회로에 전파되면 오동작 가능. Resolution Time메타스테이블 상태에서 안정된 상태로 전환되기까지 필요한 시간.설계 상에서는 이를 최소화하도록 **MTBF (Mean Time B.. 2024. 12. 13. 이전 1 다음